SY100EL14V是一款低偏斜1:5时钟分布芯片,专门设计用于低偏斜时钟分布应用。该设备可以由差分或单端ECL或,如果使用正电源,则PECL输入信号驱动。EL14V适用于在3.3V到5.0V电源下运行的系统中使用。如果要使用单端输入,则应将VBB输出连接到CLK输入,并通过0.01μF电容旁路到接地。VBB输出被设计为在单端输入条件下充当EL14V输入的切换参考,因此此引脚只能源/汇出高达0.5mA的电流。EL14V具有复用时钟输入,可实现低速扫描或测试时钟与高速系统时钟的分配。当LOW(或留空并由输入下拉电阻拉LOW)时,SEL引脚将选择差分时钟输入。公共使能(EN)是同步的,因此输出仅会在它们已经处于LOW状态时才被使能/禁用。这样可以避免在使用异步控制时,在设备启用/禁用时生成 runt 时钟脉冲的可能性。内部触发器在输入时钟的下降沿上被时钟,因此所有相关规格限制都参考了时钟输入的负沿。当两个差分输入都留空时,CLK输入将拉低到VEE,CLK输入将偏置在VCC/2左右。