关于说明书库
说明书库是一家公益性质网站,主要提供众多产品的说明书阅读和下载,为各行业产品用户提供使用学习便利。所有说明书均来自互联网和网友投稿贡献,如果您认为某些文件侵犯了您的权益,或不想继续公开,请与我们联系删除。同时我们也欢迎您的投稿。电话与微信:18977110085
更新: 30 September, 2023
AL5DAxxxx 3.3V, 5V Asynchronous Dual-Port SRAM 是AverLogic Technologies, Corp.生产的一款支持1k/2k/4K/8K/16K/32K x 8/9/16/18-bit的双端口SRAM,具有完全异步的双端口SRAM,针对通信市场,最大访问时间为30ns,支持16/18位设备的字节写/读,支持3种模式的片上仲裁逻辑:Busy,Interrupt和Semaphore,Busy方案电路在两个端口之间仲裁,中断机制允许端口到端口通信,全硬件支持信号量以允许端口之间进行软件握手,支持多种引脚选择,用于Master或Slave模式:VIH M/S =用于Master上的BUSY输出标志;VIL M/S =用于Slave上的BUSY输入标志,可通过使用多个设备的Master/Slave芯片选择将数据总线扩展到32/36位或更多,支持3.3v和5v系列低功耗,与IDT或Cypress兼容和功能等效,可在52-PLCC、68-PLCC、84-PLCC、64-TQFP/STQFP、80-TQFP、100-TQFP中使用。
文件格式: PDF
体积: -
MD5: B8A7E4BDB38D6E4437A6431D30A5DFCD
发布时间: 05 June, 2012
下载: -
连接: AVERLOGIC AL5DAxxxx 3.3V, 5V Asynchronous Dual-Port SRAM 1k/2k/4K/8K/16K/32K x 8/9/16/18-bit PDF